现货库存:1264
包装信息
包装|销 | 包装数量|承运商: | 工作温度范围(°C) |
---|---|---|
HTQFP(PFP)| 80 | 96 | JEDEC托盘(10+1) |
0到70 |
包装|销 | HTQFP(PFP)| 80 |
---|---|
包装数量|承运商: | 96 | JEDEC托盘(10+1) |
工作温度范围(°C) | 0到70 |
TSB41AB3的功能
- 完全支持IEEE 1394-1995高性能串行总线标准的规定以及1394a-2000增补
- 与FireWire完全互操作? 和i.LINK? ieeestd1394的实现
- 完全符合开放式HCI要求
- 以每秒100/200/400兆比特(Mbits/s)的速度提供三个完全兼容的1394a-2000电缆端口
- 全面的1394a-2000支持包括:
连接去抖动,仲裁短复位,多速串联,仲裁
加速、串行连接、端口禁用/挂起/恢复 - 与传统DV设备兼容的扩展恢复信令
- 在电池供电的应用中,省电功能包括:
暂停期间自动设备断电,设备断电终端,链路
通过LPS禁用接口,关闭非活动端口 - 超低功耗睡眠模式
- 用于系统电源管理的节点功率等级信息信令
- 电缆电源存在监控
- 电缆端口监视到远程节点的活动连接的线路状况。
- 寄存器位提供竞争者位、功率级位、链路主动控制位和1394a-2000特性的软件控制
- 通过2/4/8平行线以49.152 MHz连接到链路层控制器的数据接口
- 连接层控制器的接口支持低成本TI总线支架隔离和可选的附录J电气隔离
- 使用3.3-V和5-V电源与链路层控制器互操作
- 使用3.3-V和5-V电源与其他物理层(PHY)互操作
- 低成本24.576MHz晶体提供100/200/400Mbits/s的收发数据和49.152MHz的链路层控制器时钟
- 每个端口都有单独的电缆偏置(TPBIAS)
- 单3.3V电源操作
- 低成本高性能80引脚TQFP(PFP)热增强封装
- TSB41LV03APFP和TSB41LV03PFP的直接插入式升级
- 软件设备重置(SWR)
- 故障保护电路感测到设备突然断电,并禁用端口,以确保TSB41AB3不会加载任何连接设备的TPBIAS,并阻止端口向电源板的任何泄漏。
- TSB41AB3在输入偏置检测电路上有一个兼容1394a的共模噪声滤波器,用于滤除串扰噪声。
实施Apple Computer,Incorporated和SGS Thompson,Limited的一项或多项专利所涵盖的技术。
i、 LINK是索尼公司的商标
FireWire是Apple Computer,Incorporated的商标。
TSB41AB3的说明
TSB41AB3提供在基于电缆的IEEE 1394网络中实现三端口节点所需的数字和模拟收发器功能。每个电缆端口包含两个差分线路收发器。收发机包括根据需要监视线路状况的电路,用于确定连接状态、初始化和仲裁以及分组接收和传输。TSB41AB3设计用于与线路层控制器(LLC)接口,如TSB12LV21、TSB12LV22、TSB12LV23、TSB12LV26、TSB12LV31、TSB12LV41、TSB12LV42或TSB12LV01A。
TSB41AB3只需要外部24.576兆赫晶体作为参考。可以使用外部时钟代替晶体。内部振荡器驱动内部锁相环(PLL),产生所需的393.216兆赫参考信号。该参考信号被内部分割以提供用于控制出站编码选通和数据信息的传输的时钟信号。49.152-MHz时钟信号被提供给相关的LLC,用于两个芯片的同步,并用于接收数据的重新同步。断电(PD)功能,当通过断言PD端子高而启用时,停止PLL的操作。
TSB41AB3在其自身和LLC之间支持一个可选的隔离栅。当ISO输入端子连接在高位时,LLC接口输出行为正常。当ISO端子连接低电平时,内部微分逻辑被启用,输出被驱动,使其能够通过IEEE标准1394-1995附录J和1394a-2000增补件(第5.9.4节)(以下称为附录J型隔离)中所述的电容或变压器电流隔离栅耦合。要使用TI总线保持架隔离,PHY上的ISO端子必须为高电平。
要通过电缆端口传输的数据位通过两条、四条或八条并行路径(取决于请求的传输速度)从LLC接收。它们与49.152兆赫系统时钟同步锁存在TSB41AB3内部。这些比特以98.304、196.608或392.216mbits/s(分别称为S100、S200和S400速度)串行组合、编码和传输,作为出站数据选通信息流。在传输期间,编码的数据信息在TPB电缆对上差分传输,编码的选通信息在TPA电缆对上差分传输。
在数据包接收期间,接收电缆端口的TPA和TPB发射器被禁用,该端口的接收器被启用。编码的数据信息在TPA电缆对上接收,编码的选通信息在TPB电缆对上接收。对接收到的数据选通信息进行解码,以恢复接收时钟信号和串行数据位。串行数据位分为两位、四位或八位并行流(取决于指示的接收速度),与本地49.152-MHz系统时钟重新同步,并发送到相关的LLC。接收的数据也在其他活动(连接)电缆端口上传输(重复)。
TPA和TPB电缆接口均包含差分比较器,以在初始化和仲裁期间监测线路状态。内部逻辑使用这些比较器的输出来确定仲裁状态。TPA通道监控输入电缆共模电压。该共模电压的值在仲裁期间用于设置下一个分组传输的速度。此外,TPB通道监控TPB对上的输入电缆共模电压是否存在远程提供的双绞线偏置电压。
TSB41AB3在TPBIAS端子处为端口端接提供1.86伏标称偏置电压。PHY包含三个独立的TPBIAS电路。当远程接收器通过电缆看到此偏压时,表示存在活动连接。该偏置电压源必须由1?F的外部滤波电容器稳定。
TSB41AB3中的线路驱动器在高阻抗电流模式下工作,设计为与外部112一起工作-±1%.
当双绞线电缆连接时,TSB41AB3的电源关闭时,TSB41AB3发射器和接收器电路向电缆提供高阻抗信号,并且不会在电缆的另一端加载TPBIAS电压。
使用TSB41AB3时,如果没有一个或多个端口连接到连接器,则必须端接未使用端口的双绞线端子,以确保可靠工作。对于每个未使用的端口,可以将TPB+和TPB–端子连接在一起,然后将它们拉到地上,或者将TPB+和TPB–端子连接到建议的终端网络上。未使用端口的TPA+、TPA-和TPBIAS端子可以保持未连接。TPBias端子可连接至1-?F电容器接地或左浮动。
TESTM、SE和SM终端用于设置各种制造测试条件。对于正常操作,建议将TESTM端子连接到VDD公司通过1-k电阻,而SM直接接地。
四个包终端用作输入,为self-ID包中的四个配置状态位设置默认值,并通过1-k连接到高位电阻或硬接线低作为设备设计的一个功能。PC0–PC2终端用于指示节点的默认电源等级状态(对电缆供电的需求或向电缆供电的能力)。幂级编码见表9。C/LKON终端用作输入,以指示节点是同步资源管理器(IRM)或总线管理器(BM)的竞争者。
TSB41AB3支持IEEE 1394a-2000规范中定义的挂起/恢复。挂起机制允许将成对的直接连接端口置于低功耗保护状态(挂起状态),同时保持1394总线段之间的端口到端口连接。处于挂起状态时,端口无法发送或接收数据事务包。然而,处于挂起状态的端口能够检测连接状态变化并检测传入TPBias。当TSB41AB3的所有三个端口都挂起时,除带隙基准发生器和偏置检测电路外的所有电路都断电,从而显著节省了功率。有关挂起/恢复操作的更多详细信息,请参阅1394a-2000规范。对于新设计,建议使用suspend/resume。
端口发送器和接收器电路在断电期间(当PD输入端子被断言为高电平时)、复位期间(当reset\输入端子被断言为低电平时)、没有活动电缆连接到端口时或由内部仲裁逻辑控制时被禁用。TPBias输出在掉电、复位或按LLC命令禁用端口时被禁用。
当没有双绞线电缆端口接收到输入偏压(即,它们断开或挂起)时,CNA(电缆未激活)终端提供高电压,并可与LPS一起用于确定何时关闭TSB41AB3的电源。CNA输出没有去抖动。当PD端子被断言为高电平时,CNA检测电路被启用(不管端口以前的状态如何),复位端子上的下拉被激活,以强制TSB41AB3内部逻辑复位。
链路电源状态(LPS)终端与C/LKON终端一起管理节点中的电源使用。来自LLC的LPS信号与LCtrl位一起使用(见本手册的表1和表2)应用程序信息节)指示LLC的激活/电源状态。LPS信号还用于重置、禁用和初始化PHY-LLC接口(无论LCtrl位的状态如何,PHY-LCC接口的状态仅由LPS输入控制)。
如果LPS输入持续低于2.6?s以上,则视为无效,否则视为有效。当TSB41AB3检测到LPS处于非活动状态时,它将PHY-LLC接口置于低功耗复位状态,其中CTL和D输出保持在逻辑零状态,LREQ输入被忽略;然而,SYSCLK输出保持活动状态。如果LPS输入保持低电平超过26?s,PHY-LLC接口将进入低功耗禁用状态,在该状态下SYSCLK输出也保持不活动。在硬件复位期间,PHY-LLC接口也保持在禁用状态。无论PHY–LLC接口的状态如何,TSB41AB3都能继续正常网络运行所需的转发器功能。当接口处于复位或禁用状态并且LPS再次被观察到激活时,PHY初始化接口并使其返回正常操作。
当PHY-LLC接口处于低功耗禁用状态时,如果所有端口都处于非活动状态(断开、禁用或挂起),TSB41AB3将自动进入低功耗模式。在这种低功耗模式下,TSB41AB3根据端口的状态禁用其内部时钟发生器,还禁用各种电压和电流参考电路(例如,一些参考电路必须保持激活状态,以便检测新的电缆连接、断开连接或输入TPBias)。当所有端口断开连接或在端口的中断启用位清除的情况下禁用时,可以达到最低功耗(超低功耗休眠模式)。当LPS输入被断言为高或发生端口事件时,TSB41AB3退出低功率模式,该事件要求TSB41AB3激活以响应事件或将事件通知LLC(在挂起端口上检测到输入偏置,在挂起端口上检测到断开,在非禁用端口上检测到新连接)。当TSB41AB3处于低功率模式时,在LPS被断言为高之后的7.3 ms内,SYSCLK输出变为活动(并且PHY-LLC接口被初始化并开始工作)。
PHY使用C/LKON终端通知LLC通电并激活。激活时,C/LKON信号为约163 ns周期的方波。当LLC处于非活动状态且发生唤醒事件时,PHY激活C/LKON输出。如上所述,当LPS输入不活动或LCtrl位清除为0时,LLC被认为不活动。当接收到发往该节点的PHY包上的链路时,或者有条件地发生PHY中断时,会发生唤醒事件。当LLC激活时(LPS激活且LCtrl位设置为1),PHY解除对C/LKON输出的断言。当总线复位发生时,PHY也解除C/LKON输出的断言,除非PHY中断条件存在,否则会导致C/LKON激活。
TSB41AB3的特点是在0°C到70°C的温度下工作。TSB41AB3I的特点是在-40°C到85°C的温度下工作。